SUBsr32-encode ( shift2 Rm imm6 Rn Rd -- )


Vocabulary
cpu.arm.assembler.opcodes

Inputs
shift2an object
Rman object
imm6an object
Rnan object
Rdan object


Outputs
None

Definition


: SUBsr32-encode ( shift2 Rm imm6 Rn Rd -- )
{
{ 0 31 }
{ 1 30 }
{ 0 29 }
{ 11 24 }
{ shift2 22 }
{ 0 21 }
{ Rm 16 }
{ imm6 10 }
{ Rn 5 }
{ Rd 0 }
} bitfield* 4 >le % ;