Vocabulary
cpu.arm.assembler.opcodes

Inputs
shift2an object
imm12an object
Rnan object
Rdan object


Outputs
instructionan object


Definition


: SUBi32-encode ( shift2 imm12 Rn Rd -- instruction )
{
{ 0 31 }
{ 1 30 }
{ 0 29 }
{ 17 24 }
{ shift2 22 }
{ imm12 10 }
{ Rn 5 }
{ Rd 0 }
} bitfield* ;